切换到宽版
首页
社区服务
名人堂
银行
道具中心
孔明灯
商务发布
商务推广
会员列表
统计排行
基本信息
到访IP统计
管理团队
管理统计
在线会员
会员排行
版块排行
帖子排行
标签排行
帮助
下拉
用户名
电子邮箱
用户名
密 码
记住登录
登录
找回密码
注册
快捷通道
关闭
您还没有登录,快捷通道只有在登录后才能使用。
立即登录
还没有帐号? 赶紧
注册一个
聚焦
资讯
供求
招聘
论坛
广场
个人中心
商务通
会员企业
贴装设备
贴装工艺
贴装软件
贴装测试
波峰焊接
邦定制程
无铅制程
企业管理
质量控制
PCB
EDA
DFX
技术文章
谈天说地
网聚联谊
老同事会
供求信息
招聘信息
行业调查
站务公告
帖子
文章
日志
用户
版块
帖子
搜索
SMT编程转换工具HOME-CAD
在线自助定向推广您的SMT产品
高价收购松下/富士飞达、感应器
Re:求购松下CM402/CM602/NPM/FUJ
ViTrox3DAOI/AXI中国区代理/Tera
供西门子4034 920 1034 吸嘴
江西省赣州市于都县招SMT主管
安徽招聘三星或者JUKI技术员
招聘松下CM402 602 212技术员
上海杰龙电子工程有限公司招聘SM
SMT之家论坛
>
PCB 电路板专栏
>
揭秘!百兆赫兹的电源去耦如何hold住Gbps的高速信号
发帖
回复
返回列表
新帖
613
阅读
0
回复
[原创]
揭秘!百兆赫兹的电源去耦如何hold住Gbps的高速信号
[复制链接]
上一主题
下一主题
┊
离线
一博科技
UID:719866
注册时间
2015-05-25
最后登录
2024-03-26
在线时间
67小时
社区年龄
8年10个月
发帖
223
搜Ta的帖子
精华
0
金币
594
威望
2
贡献
0
好评
0
访问TA的空间
加好友
用道具
16
关注
38
粉丝
223
帖子
级别:
一般会员
关闭
个人中心可以申请新版勋章哦
立即申请
知道了
金币
594
威望
2
贡献
0
好评
0
注册
2015-05-25
加关注
发消息
只看楼主
倒序阅读
使用道具
楼主
发表于: 2020-03-12
一博科技自媒体高速先生原创文 | 姜杰
高速先生经常被问到这样的问题:信号速率早已达到了Gbps的量级,为何电源
仿真
报告
里的PDN阻抗(如下图示红色曲线,横坐标的单位是MHz)大部分还只看到100MHz?超过100MHz的高频电源纹波超标肿么办?不会对
高速信号
产生干扰吗?
先回答最后一个问题,高频段的电源纹波超标当然会对高速信号产生干扰,不过,大多数时候只关注百兆赫兹内PDN阻抗的做法也是没问题的,是不是有点晕?
其实,仿真攻城狮只让你看到100MHz也是为了你好,因为根据板级电容配置的
阻抗
特点,高频段的PDN阻抗(如下图蓝色阻抗线,注意,横坐标的单位是GHz)在你看不到的频段里(高于100MHz)放飞了自我,远远超出了目标阻抗(如下图绿色虚线0.0135ohm)的要求,怕你看到会上火。
如果你坚持要看更高的频段,你会看到这样的景象:板级电容的PDN阻抗随着频率增加而一路飘高,阻抗曲线在高频段的抖动比你此刻的心电图还厉害。我猜你会怒不可遏的揪住仿真攻城狮的领子咆哮:老子按
芯片
手册加的电容,怎么会跑成这个鬼样子?!
电容
数量
没错,容值没问题,封装大小也没毛病,跟Layout攻城狮说了很多好话,他加的也很辛苦,大家都了解,可是板级电容的PDN阻抗随频率增加的变化趋势就是这样的,因为高频段的电源去耦不归你加的这些电容管。
结论确实很残酷,让你出离了愤怒,你可能需要时间接受。但是,如果高速先生告诉你,PDN在高频段的实际阻抗并没有你看到的那么糟,因为PDN系统级的去耦除了板级电容,还要考虑封装内电容去耦(OPD,On-Package Decap)和片上电容(ODC,On-Die Caps),看到这里,你会不会先松了一口气,继而又觉得很茫然?
在解决你的困惑之前,让我们先回到最基本的问题,搞懂电源去耦设计中的目标阻抗是怎么回事?所谓目标阻抗(Ztarget),即在满足负载最大瞬态电流需求、且电压变化不超过最大允许波动范围(Allowed ripple)的情况下,电源分配网络(PDN)自身阻抗的最大值。简单来说,就是通过合理的电容配置,在尽量宽的频段内保持PDN的阻抗低于目标阻抗,从而使电源的纹波满足要求。计算公式如下:
芯片手册推荐的电容配置通常会把电容的数量、容值、封装、品牌甚至Layout指导都给你安排的明明白白的。
综合考虑板上不同容值的电容在不同频段的去耦作用,板级电容整体的PDN阻抗通常长成下图红色曲线的样子。
重点来了,前文一直聊的是板级的PDN阻抗,而
系统
级的PDN阻抗,除了板级,还包括芯片封装内的部分。问题的关键就在于板级电容和芯片内的去耦频段各有侧重。
具体说来就是,直流至百KHz左右的频段主要依赖电源输出模块(VRM)的稳定性;百KHz到百MHz的频段靠板级电容(PCB Caps,包括Bulk caps及Local caps)进行去耦,虽然不同容值的电容负责不同的频段,但整体由于安装电感的影响,板级电容的去耦频段一般局限在百MHz以内;更高频段的电源去耦则通常在芯片内部完成,主要依靠封装内的电容及片上电容,而这两个电容参数涉及芯片内部的构造,一般需要芯片厂商提供。
困惑你的两个问题终于有了答案:第一个问题,大部分的电源仿真报告里的PDN阻抗只看到100MHz,是因为你所提供的板级电容配置只能在百MHz之内的频段起作用,部分芯片由于封装内的电容去耦比较给力,甚至只要求封装外的板上电容只负责20MHz以内的频段(具体要参考芯片手册);第二个问题,高频段的电源噪声肿么办?主要依靠封装内的电容去耦和片上电容的作用。比如,下图所示的某芯片电源在考虑厂商提供的OPD和ODC前后的PDN阻抗曲线对比。可以看到,考虑了芯片内的电容参数之后,红色的PDN阻抗曲线在高频段被控制在合理的范围之内并一路走低,形势可喜,令人欣慰。
关键词:
仿真
阻抗
高速信号
PCB设计
共
条评分
回复
举报
分享到
发帖
回复
返回列表
http://bbs.smthome.net
访问内容超出本站范围,不能确定是否安全
继续访问
取消访问
隐藏
快速跳转
表面贴装技术
SMT设备
SMT工艺
SMT软件
波峰焊接技术
SMT测试
SMT123
质量控制与保证
企业管理专栏
RoHS-绿色制程
电子制造前沿
电子制造自动化
电子微组装及SiP工艺
表面贴装相关
PCB 电路板专栏
COB-邦定制程
DFX专栏
EDA 技术交流
行业调查
SAY SMT IN ENGLISH
业界动态
SMT商圈
供求信息
会员招聘求职
会员企业
SMT招聘
SMT求职
休闲娱乐天地
谈天说地专栏
网聚联谊专栏
老同事联谊会
应用软件相关
软件下载专栏
软件使用交流
站务管理专区
站务公告
新手实习
关闭
关闭
选中
1
篇
全选