[HIDE]1 概述
随着电子产品向小型化、便携化、网络化和高性能方向的发展,对电路组装技术和I/O引线数提出了更高的要求,芯片的体积越来越小,芯片的管脚越来越多,给生产和返修带来了困难。原来SMT中广泛使用的QFP(四边扁平封装),封装间距的极限尺寸停留在0.3mm,这种间距其引线容易弯曲、变形或折断,相应地对SMT组装工艺、设备精度、焊接材料提出严格的要求,即使如此,组装窄间距细引线的QFP,缺陷率仍相当高,最高可达6000ppm,使大范围应用受到制约。近年出现的BGA(Ball Grid Array 球栅阵列封装器件),由于芯片的管脚不是分布在芯片的周围而是分布在封装的底面,实际是将封装外壳基板原四面引出的引脚变成以面阵布局的pb/sn凸点引脚,这就可以容纳更多的I/O数,且可以较大的引脚间距如1.5、1.27mm代替QFP的0.4、0.3mm,很容易使用SMT与PCB上的布线引脚焊接互连,因此不仅可以使芯片在与QFP相同的封装尺寸下保持更多的封装容量,又使I/O引脚间距较大,从而大大提高了SMT组装的成品率,缺陷率仅为0.3